Bu uygulama, kursla ilgili önemli konuları, notları ve materyalleri kapsayan eksiksiz bir VLSI Tasarım el kitabıdır.
ayrıntılı olarak 90'dan fazla VLSI Tasarım konusuna sahiptir. Bu konular 5 üniteye ayrılmıştır.
Konuyla ilgili önemli konuları, notları, haberleri ve blogları getiren elektronik ve iletişim mühendisliği eğitiminin bir parçasıdır. Uygulamayı bu elektronik ve iletişim mühendisliği konusunda hızlı başvuru kılavuzu ve e-Kitap olarak indirin.
Uygulama, sınavlar ve mülakatlar sırasında hızlı öğrenme, revizyonlar, referanslar için tasarlanmıştır.
Bu uygulama, ilgili konuların çoğunu ve tüm temel konularla ayrıntılı açıklamayı kapsar.
Bu mühendislik e-Kitabında kapsanan konulardan bazıları şunlardır:
1. Yarı iletken bellekler: Giriş ve çeşitleri
2. Salt Okunur Bellek (ROM)
3. Üç transistörlü DRAM hücresi
4. Bir transistör DRAM Hücresi
5. Flaş bellek
6. Düşük Güçlü CMOS Mantık Devreleri: Giriş
7. CMOS eviricilerin tasarımı
8. MOS İnverterler: anahtarlama özelliklerine giriş
9. Tarama Tabanlı Teknikler
10. Yerleşik Kendi Kendine Test (BIST) Teknikleri
11. VLSI Tasarımının Tarihsel Olasılığı: Moore Yasası
12. CMOS sayısal devre tiplerinin sınıflandırılması
13. Bir Devre Tasarım Örneği
14. VLSI Tasarım metodolojileri
15. VLSI Tasarım akışı
16. Tasarım Hiyerarşisi
17. Düzenlilik, modülerlik ve yerellik kavramı
18. CMOS üretimi
19. Üretim Süreci Akışı: Temel Adımlar
20. nMOS transistörünün imalatı
21. CMOS üretimi: p-kuyu süreci
22. CMOS üretimi: n-kuyulu süreç
23. CMOS üretimi: ikiz küvet işlemi
24. Çubuk diyagramları ve maske düzeni tasarımı
25. MOS transistör: fiziksel yapı
26. Dış Önyargı Altındaki MOS Sistemi
27. MOSFET'in yapısı ve işleyişi
28. Eşik voltajı
29. MOSFET'in akım voltaj özellikleri
30. Mosfet ölçekleme
31. Ölçeklendirmenin etkileri
32. Küçük Geometri Etkileri
33. MOS Kapasiteleri
34. MOS invertörü
35. MOS invertörün voltaj transfer özellikleri (VTC)
36. n-tipi MOSFET yüklü inverterler
37. Dirençli yük invertörü
38. Tükenme-Yük İnvertörlerinin Tasarımı
39. CMOS invertör
40. Gecikme süresi tanımları
41. Gecikme Sürelerinin Hesaplanması
42. Gecikme Kısıtlamalı Evirici Tasarımı: Örnek
43. Kombinasyonlu MOS Mantık Devreleri: giriş
44. Tükenmiş MOS Mantık Devreleri nMOS Yükleri: İki Girişli NOR Kapısı
45. Tükenmiş MOS Mantık Devreleri nMOS Yükleri : Çoklu girişli genelleştirilmiş NOR yapısı
46. Tükenmiş MOS Mantık Devreleri nMOS Yükleri: NOR geçidinin geçici analizi
47. Tükenmiş MOS Mantık Devreleri nMOS Yükleri: İki Girişli NAND Kapısı
48. Tükenmiş MOS Mantık Devreleri nMOS Yükleri : Çoklu girişli genelleştirilmiş NAND yapısı
49. Tükenmiş MOS Mantık Devreleri nMOS Yükleri: NAND geçidinin geçici analizi
50. CMOS mantık devreleri: NOR2 (iki girişli NOR) kapısı
51. CMOS NAND2 (iki girişli NAND) kapısı
52. Basit CMOS Mantık Kapılarının Düzeni
53. Karmaşık Mantık Devreleri
54. Karmaşık CMOS Mantık Kapıları
55. Karmaşık CMOS Mantık Kapılarının Düzeni
56. AOI ve OAI Kapıları
57. Sahte-nMOS Kapıları
58. CMOS Tam Toplayıcı Devresi ve dalgalanma toplayıcı taşıma
59. CMOS İletim Kapıları (Geçiş Kapıları)
60. Tamamlayıcı Geçiş Transistör Mantığı (CPL)
61. Sıralı MOS Mantık Devreleri: Giriş
62. Bistable Elementlerin Davranışı
63. SR Mandal Devresi
64. Saatli SR Mandalı
65. Saatli JK Mandalı
66. Master-Slave Flip-Flop
67. CMOS D-Mandal ve Kenar Tetiklemeli Flip-Flop
68. Dinamik Mantık Devreleri: Giriş
69. Geçiş Transistörlü Devrelerin Temel Prensipleri
Karakter sınırlamaları nedeniyle tüm konular listelenmemiştir.
Her konu, daha iyi öğrenme ve hızlı anlama için diyagramlar, denklemler ve diğer grafik temsil biçimleriyle tamamlanmıştır.
Bu uygulama hızlı başvuru için faydalı olacaktır. Tüm kavramların revizyonu, bu uygulamayı kullanarak birkaç saat içinde tamamlanabilir.
Bize daha düşük bir puan vermek yerine, lütfen sorularınızı, sorunlarınızı bize e-posta ile gönderin ve gelecekteki Güncellemeler için değerlendirebilmemiz için bize değerli Derecelendirme ve Öneriler verin. Onları sizin için çözmekten mutluluk duyacağız.